교육내용 |
본 세미나는 ARMv8 Architecture관련 내용(80%)과 쉬운이해를 위해서 TRACE32를 사용한 확인 및
디버깅 관련 내용(20%)이 포함 되어 있습니다.
실습환경: 실습용 타겟을 사용하지 않고 PPT 자료 및 TRACE32 Simulator을 사용합니다.
> CortexA53, CortexA57 특징
> ARM Architecture 변화
> Exception Level(Operation Mode)
> Registers for exception handling
> Exception Levels 관련 예제
> ARMv8 Instruction Sets
> Exception Vector, Entry, Return
> Synchronous & Asynchronous Exception
> ARMv8 Lv1/Lv2 Memory System
> ARMv8 Virtual Memory System Architecture
> VMSA Address Types & Spaces
> VMSAv8-64 address translation
> VMSAv8 System Control Registers
|